时钟展频技术-芯通康科技


一、随着技术的发展,数字信号的时钟频率越来越高,电路系统对于信号的建立、保持时间、时钟抖动等要素提出越来越高的要求。EMI,即电磁干扰,是指电路系统通过传导或者辐射的方式,对于周边电路系统产生的影响。EMI会引起电路性能的降低,严重的话,可能导致整个系统失效。在实际操作中,相关机构颁布电磁兼容的规范,确保上市的电子产品满足规范要求。

二、时钟信号常常是电路系统中频率最高和边沿最陡的信号,多数EMI问题的产生和时钟信号有关。

 

三、降低EMI的方法有许多种,包括屏蔽、滤波、隔离、铁氧体磁环、信号边沿控制以及在PCB中增加电源和GND层等等。在应用中可以灵活使用以上方法,其中屏蔽是相对简单的机械学方法,成本较高,不适用于手持和便携式设备;滤波和信号边沿控制对于低频信号有效,不适合当前广泛应用的高速信号。另外,使用EMI/RFI滤波器这些被动元器件,会增加成本;通过LAYOUT技巧降低EMI显然比较费时,而且因设计的不同,手段也不尽相同。

四、时钟展频通过频率调制的手段将集中在窄频带范围内的能量分散到设定的宽频带范围,通过降低时钟在基频和奇次谐波频率的幅度(能量),达到降低系统电磁辐射峰值的目的。

 

推荐文章


仪表盘EMC整改

对于(EMI)RE,CE,干扰源头为PCB板,耦合路径为线缆与空间,敏感体为EMI接收机(这个是不变的),因此要进行EMC整改,首先要分析干扰源头与耦合路径。 干扰源头:通过查看原理图与PCB板,通过频谱仪与近场EMI探头定位分析,其主要干扰源包含了核心板(时钟走线,某些空脚等),DCDC电源电路; 耦合路径:对于线缆出去的EMI噪声,我们主要通过滤波来进行消除(电容+共模或磁珠);对于空间出去的EMI噪声(核心板),我们主要通过屏蔽来解决。 对于(EMS)ESD,干扰源头为静电枪(这个是不变的),耦合途径为机壳螺丝与空间,敏感体为PCB板,因此要进行EMC整改,首先要分析敏感体与耦合路径。 敏感体:通过查看原理图与PCB板,通过静电枪进行区域分析,其主要敏感源为核心板,以及核心板通向各大电路的走线。 耦合路径:对于通过螺丝进来的ESD,可以通过增加爬电距离或者空隙隔绝来处理,对于散热器的ESD放电,可以通过散热器与下方PCB增加屏蔽搭接形成封闭法拉第屏蔽罩来实现。


车载前装-倒车影像-25KV ESD整改

如何应用接地,屏蔽,滤波? 如何分辨敏感点? 如何层层防护?


RE辐射,设备内部器件与电缆耦合?

RE辐射,设备内部器件与电缆耦合?


RE辐射,设备内部器件与电缆耦合?

RE辐射,设备内部器件与电缆耦合?


见招拆招!怎么样都可以!活用EMC三要素

见招拆招!怎么样都可以!活用EMC三要素...


见招拆招!怎么样都可以!活用EMC三要素

见招拆招!怎么样都可以!活用EMC三要素...